当前位置:首页 > 电子技术基础-检测题习题解析(附带答案详解)
*应用能力训练附加题:用与非门设计一个组合逻辑电路,完成如下功能:只有当三个裁判(包括裁判长)或裁判长和一个裁判认为杠铃已举起并符合标准时,按下按键,使灯亮(或铃响),表示此次举重成功,否则,表示举重失败。
解:附加题显然是一个三变量的多数表决电路。其中三个裁判为输入变量,按键为输出变量。普通裁判同意为1分,裁判长A同意为2分,满3分时F为1,同意举重成功;不足3分F为0,表示举重失败。 真值表为: A B C F 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 相应逻辑表达式为:F?ABC?ABC?ABC?AC?AB?ABAC A & B & F & C 第6章 检测题 (共100分,120分钟) 一、填空题:(每空0.5分,共20分)
1、两个与非门构成的基本RS触发器的功能有 清零 、 置1 和 保持 。电路中不允许两个输入端同时为 为
29
低电平 ,否则将出现逻辑混乱。
2、通常把一个CP脉冲引起触发器多次翻转的现象称为 空翻 ,有这种现象的触发器是 钟控RS 触发器,此类触发器的工作属于 电平 触发方式。
3、为有效地抑制“空翻”,人们研制出了 边沿 触发方式的 主从型JK 触发器和 维持阻塞D 触发器。
4、JK触发器具有 置0 、 置1 、 保持 和 翻转 四种功能。欲使JK触发器实现Qn?1?Qn的功能,则输入端J应接 1 ,K应接 1 。
5、D触发器的输入端子有 1 个,具有 置0 和 置1 的功能。
6、触发器的逻辑功能通常可用 功能真值表 、 逻辑函数式 、 状态转换图 和 时序波形图 等多种方法进行描述。
7、组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是 触发器 。
8、JK触发器的次态方程为 Qn?1?JQn?KQn ;D触发器的次态方程为 Q?D 。
9、触发器有两个互非的输出端Q和Q,通常规定Q=1,Q=0时为触发器的 “1” 状态;Q=0,Q=1时为触发器的 “0” 状态。
10、两个与非门组成的基本RS触发器,在正常工作时,不允许R?S? 0 ,其特征方程为 Qn?1?S?RQn ,约束条件为 R?S?1 。 11、钟控的RS触发器,在正常工作时,不允许输入端R=S= 1 ,其特征方程为 Q?S?RQ ,约束条(CP?1)件为 SR=0 。
12、把JK触发器 的两个输入端连在一起 就构成了T触发器,T触发器具有的逻辑功能是 保持 和 翻转 。
13、让 T 触发器恒输入“1”就构成了T'触发器,这种触发器仅具有 翻转 功能。
二、正误识别题(每小题1分,共10分)
1、仅具有保持和翻转功能的触发器是RS触发器。 (错)
n?1nn?1n 30
2、基本的RS触发器具有“空翻”现象。 (错)
3、钟控的RS触发器的约束条件是:R+S=0。 (错)
4、JK触发器的特征方程是:Qn?1?JQn?KQn。 (错)
5、D触发器的输出总是跟随其输入的变化而变化。 (对)
6、CP=0时,由于JK触发器的导引门被封锁而触发器状态不变。 (错)
7、主从型JK触发器的从触发器开启时刻在CP下降沿到来时。 (对)
8、触发器和逻辑门一样,输出取决于输入现态。 (错)
9、维持阻塞D触发器状态变化在CP下降沿到来时。 (错)
10、凡采用电位触发方式的触发器,都存在“空翻”
现象。 (错)
三、选择题(每小题2分,共20分) 1、仅具有置“0”和置“1”功能的触发器是( C )。
A、基本RS触发器 B、钟控RS触发器 C、D触发器 D、JK触发器
2、由与非门组成的基本RS触发器不允许输入的变量组合S?R为( A )。
A、00 B、01 C、10 D、
11
3、钟控RS触发器的特征方程是( D )。
A、Qn?1?R?Qn B、Qn?1?S?Qn C、Qn?1?R?SQn D、Qn?1?S?RQn
4、仅具有保持和翻转功能的触发器是( B )。
A、JK触发器 B、T触发器 C、D触发
器 D、Tˊ触发器
5、触发器由门电路构成,但它不同门电路功能,主要特点是( C )
31
A、具有翻转功能 B、具有保持功能
C、具有记忆功能
6、TTL集成触发器直接置0端RD和直接置1端SD在触发器正常工作时应( C )
A、RD=1,SD=0 B、RD=0,SD=1 C、保持高电平“1” D、保持低电平“0” 7、按触发器触发方式的不同,双稳态触发器可分为( C )
A、高电平触发和低电平触发 B、上升沿触
发和下降沿触发
C、电平触发或边沿触发 D、输入触发
或时钟触发
8、按逻辑功能的不同,双稳态触发器可分为( A )。
A、RS、JK、D、T等 B、主从型和
维持阻塞型
C、TTL型和MOS型 D、上述均包
括
9、为避免“空翻”现象,应采用( B )方式的触发器。
A、主从触发 B、边沿触发 C、
电平触发
10、为防止“空翻”,应采用( C )结构的触发器。
A、TTL B、MOS C、主从或
维持阻塞
四、简述题(每小题3分,共15分)
1、时序逻辑电路的基本单元是什么?组合逻辑电路的基本单元又是什么?
答:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路。
2、何谓“空翻”现象?抑制“空翻”可采取什么措施?
答:所谓“空翻”,是指触发器在一个CP脉冲为1
32
共分享92篇相关文档