当前位置:首页 > 哈工大远程计算机原理模拟试题部分带答案
C.I/O总线、内存总线和系统总线三组传输线。 6. .在总线上,同一时刻( A )
A. 只能有一个主设备控制总线传输操作 B. 只能有一个从设备控制总线传输操作
C. 只能有一个主设备和一个从设备控制总线传输操作 D. 可以有多个主设备控制总线传输操作
二、填空题
1. 总线是计算机系统的各个部件之间(A),通常由(B)、(c)和(D)组成,分别用来
传送(E)、(F)和(G)。 2. 根据逻辑部件的连接方式不同,单机系统中采用的总线结构基本有(A)、(B)、(C)三种类型,其中(D)吞吐能力员强。 3. 在三种总线结构的计算机中,其中(A)和(B)结构的计算机,I/O设备之间的信息可
以由设备到设备直接传送,而在(C)结构的计算机中,却不能直接进行设备到设备的传送。 4. 根据总线控制部件所处位置不同,总线的控制方式可分为如下两种:总线控制逻辑基本
集中在一起的,称为(A)总线控制;总线控制逻辑分散在总线上各部件的,称为(B)总线控制。按总线上两种部件通讯时采用的同步方式不同,总线的控制方法又可分为 (C)控制与(D)控制,前者是(E)通讯,后者是(F)通讯。 5. 集中式总线控制可分为(A) 、(B)和(C)三种。其中(D)响应时间员快,(E)对
电路的故障最敏感。
三、问答题
1. 什么是总线?如何分类?
2. 以比较集中式总线控制的几种方式。
3. 在单机系统中,有几种总线结构?各有何特点?
在单机系统中,有三种总线结构(单总线、双总线和三总线),如答图8.2所示。其中(a)为单总线结构,它用一组总线连接整个计算机系统的各大功能部件,允许I/O之间或I/O与内存之间直接交换信息。但总线负担重,大多为小型机和微型机采用。
双总线结构如答图8.2(b)所示。共有两条总线,一条内存总线,用于CPU、内存和通道之间进行数据传送;另一条I/O总线,用于各I/O与通道之间或 I/O之间直接交换信息。这种结构中由于CPU将一部分功能下放给通道,由通道对I/O设备统一管理,并实现外围设备与内存之间的数据传送,故系统的吞吐 能力大,大多由于大、中型计算机。
三总线结构如答图8.2(c)所示。共有三条总线:内存总线用来在CPU和内存之间传送信息;I/O总线供CPU和I/O设备进行通讯用;DMA总线用于 内存和高速I/O之间直接交换信息。通常在这种系统中,任一时刻只使用一种总线,内存总线和DMA总线不能同时对内存存取,I/O总线只有当执行I/O指 令时才会用到。此外,设备到设备之间不能直接传送信息,工作效率较低。
存储器
一、选择题
1. 存储器是计算机系统的记亿设备,它主要用来 C A.存放程序;
B.存放微程序; C.存放数据和指令。
2. 存储单元是指 。 A
A.存放一个字节的所有存储元集合;
B.存放一个机器字的所在存储元集合; C.存放一个二进制信息位的存储元集合。 3. 堆栈指针SP的内容是( )。B
A. 栈顶单元内容
B. 栈顶单元地址 C. 栈底单元内容 D. 栈底单元地址
4. 高速缓冲存储器Cache一般采取( )。A
A. 随机存取方式
B. 顺序存取方式 C. 半顺序存取方式 D. 只读不写方式
5. 若存储周期250ns,每次读出16位,则该存储器的数据传送率为(D )。
A. 4×106字节/秒
B. 4M字节/秒 C. 8×106字节/秒 D. 8M字节/秒
6. 半导体静态存储器SRAM的存储原理是(A )。
A. 依靠双稳态电路
B. 依靠定时刷新 C. 依靠读后再生 D. 信息不再变化
7. 存储字是指 。A
A.存放在一个存储单元中的二进制代码组合
B.存放在一个存储单元中的二进制代码个数 C.存储单元的集合。
8. 存储字长是指 B 。
A.存放在一个存储单元中的二进制代码组合
B.存放在一个存储单元中的二进制代码个数 C.存储单元的个数。 9. 存储周期是指 C 。
A.存储器的写入时间;
B.存储器进行连续写操作允许的最短时间间隔; C.存储器进行连续读或写操作所允许的最短时间间隔。 10. 和外存储器相比,内存的特点是 。A
A.容量小,速度快,成本高;
B.容量小,速度快,成本低; C.容量大,速度快,成本高。
11. 一个16K×32位的存储器,其地址线和数据线的总和是 A A.48 B.46 C.36
12. 某存储器容量为32K×16位,则 C
A.地址线为16根,数据线为32根 B.地址线为32根,数据线为16根 C.地址线为15根,数据线为16根 13. 通常计算机的内存储器可采用 A
A.RAM和ROM; B.ROM; C.RAM。
14. 下述说法中 是正确的。 C
A.半导体RAM信息可读可写,且断电后仍能保持记忆;
B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;
C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。
15. 主存和CPU之间增加高速缓冲存储器的目的是 A
A.解决CPU和主存之间的速度匹配问题;
共分享92篇相关文档