当前位置:首页 > 东南大学门电路和组合逻辑电路实验报告模板.
东南大学电工电子实验中心 实 验 报 告 课程名称: 第 次实验 实验名称: 院 (系 :专 业: 姓 名:学 号: 实 验 室 : 实验组别:
同组人员:实验时间:年 月 日 评定成绩:审阅教师:
一、实验目的 二、实验原理 三、预习思考题
1、下图中的两个电路在实际工程中经常用到,其中反相器为 74LS04,电路中的电阻起 到了保证输出电平的作用。分析电路原理,并根据器件的直流特性计算电阻值的取值范围。
N 个 N 个 (a (b
答:① 电路 (a使用条件是驱动门电路固定输出为低电平 ② 电路 (b使用条件是驱动门电路固定输出为高电平
2、下图中的电阻起到了限制前一级输出电流的作用,根据器件的直流特性计算电阻值 的取值范围。
N 个
答: 3、图 2.4.1 用上拉电阻抬高输出电平中, R 的取值必须根据器件的静态直流特性来计
算,试计算 R 的取值范围。
5 V
图 2.4.1 用上拉电阻抬高输出电平 答:
4、图 2.4.3(a中 OC 外接上拉电阻的值必须取的合适,试计算在这个电路中 R 的取值范 围。
(a OC 门做驱动 答:
5、下图中 A 、 B 、 C 三个信号经过不同的传输路径传送到与门的输入端,其中计数器为 顺序循环计数, 即从 000顺序计到 111, C 为高位, A 为低位。 A 、 B 、 C 的传输延分别为 9.5nS 、 7.1nS 和 2nS 。试分析这个电路在哪些情况下会出现竞争-冒险,产生的毛刺宽度分别是多 少。
答:
四、实验内容 必做实验:
A 2.5节 实验:门电路静态特性的测试
内容 7. 用 OC 门实现三路信号分时传送的总线结构框图如图 2.5.4所示, 功能如表 2.5.2所示。 (注意 OC 门必须外接负载电阻和电源, E C 取 5V
D 2
D 1 D 0
图 2.5.4 三路分时总线原理框图 ① 查询相关器件的数据手册,计算 OC 门外接负载电阻的取值范围,选择适中的电阻
值,连接电路。
共分享92篇相关文档