当前位置:首页 > 北交大海滨学院数字电子技术题库
0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1 0 0 0 0 0 1 1 1 1 1 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 33. 用74161构成十一进制计数器。要求分别用“清零法”和“置数法”实现。 34. 试用图(a)所示的电路和最少的门电路实现图(b)的功能,要求发光二极管亮三秒暗四秒,??,周期性地重复。
EPQ0Q1Q2Q3COET74161LDLDRD+5VCPR1TTL11s2亮345暗6789CPD0D1D2D3RD重复前面过程
(a) (b)
35. 设计一个可控计数器,X=0时实现8421BCD码计数器,X=1时实现2421BCD码计数器。
8421BCD码 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1 0 0 0 0 0 1 1 1 1 1 2421BCD码 0 0 0 0 1 0 1 1 1 1 0 0 1 1 0 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 36. 用十六进制同步加法计数器74161设计能自启动的2421BCD码十进制加法计数器,可用必要的门电路。
37. 用两片集成计数器74161构成75进制计数器,画出连线图。 38. 用两片74161和门电路实现同步双模计数器。当M=0时24进制,M=1时60进制,要求电路不能过渡状态。
八、 画图题
1. 教材P240页 5.4.3.
2. 教材P240页 5.4.5. 3. 教材P241页 5.4.6. 4. 教材P241页 5.4.7. 5. 教材P241页 5.4.8. 6. 教材P242页 5.4.9.
7. 由或非门构成的基本SR锁存器如图所示,已知输入端S、R的电压波形,试画出与之对应的Q和Q的波形。
RG1≥1QRSS≥1QQG2Q
8. 由与非门构成的基本SR锁存器如图所示,已知输入端 S、R的电压波形,试画出与之对应的Q和Q的波形。
SG1&QSRR&QQG2Q
9. 钟控SR锁存器符号如图(a)所示,设初始状态为0,如果给定CP、S、R的波形如图(b)所示,试画出相应的输出Q波形。
SCPR1SC11RQQCPSRQ
(a) (b)
10. 有一上升沿触发的JK触发器如图(a)所示,已知CP、J、K信号波形如图(b)所示,画出Q端的波形。(设触发器的初始态为0)
JCPK1JC11KQQCPJKQ
(a) (b)
11. 试画出如图所示时序电路在一系列CP信号作用下,Q0、Q1、Q2的输出电压波形。设触发器的初始状态为Q=0。
FF01CP1JC11KQ0FF011JC11KQ1FF01JC11KQ2
12. 由JK触发器和D触发器构成的电路如图(a)所示,各输入端波形如图(b),当各个触发器的初态为0时,试画出Q0和Q1端的波形。
1ARD1JC11KQ0Q0B1DC1Q1Q1AQ0Q1B
(a) (b)
13. 时序电路如图(a)所示。给定CP和A的波形如图(b)所示,画出Q1、Q2、Q3的波形,假设初始状态为0。
1A1JC11KRQ1&11JC11KQ2&11JC11KQ3CP
(a)
ACPQ1Q2Q3(b)
14. 画出图中脉冲触发器JK触发器输出端Q和Q'的电压波形。时钟脉冲CLK和输入J、K的电压波形如图所示。设触发器的初始状态为Q=0;
CLKtJtKtQJCLKK1JC1Q’1KQtQ’t
15. 已知CMOS边沿触发器输入端D和时钟信号CLK的电压波形如图所示,试画出Q和Q’端对应的电压波形。假定触发器的初始状态为Q=0。
CLKtDtQDCLK1DC1QQ’
tQ’t
共分享92篇相关文档