当前位置:首页 > 广西大学数电期考练习题
一、选择题(每小题2分,共20分。请将所选项前面的字母填到括号内。) 1. 等于(36.7)10的8421BCD编码是:
A. 0110110.101 B. 0011110.1110
C. 00110110.0111 D. 110110.111 ( ) 2. F?AB?BD?CDE?AD??
A. AB?D B. (A?B)D
C. (A?D)(B?D) D. (A?D)(B?D) ( ) 3. 某一逻辑函数真值表确定后,下面描述该逻辑函数功能的方法中,具有唯一性的是:A. 该逻辑函数的最简与或式 B. 该逻辑函数的标准与或式 C. 该逻辑函数的最简或与式 D. 实现该逻辑功能的逻辑电路 ( ) 4. 在何种输入情况下,“与非”运算的结果是逻辑0:
A. 全部输入是0 B. 任一输入是0
C. 仅一输入是0 D. 全部输入是1 ( )
1
5. 一个16选1的数据选择器,其地址端(选择控制输入端)有:
A. 1个, B. 4个, C. 8个, D. 16个 ( ) 6. 函数F?AB?AC?BC,当变量取何值时,将不出现竞争冒险现象?
A. A=B=1, B. B=C=1, C. A=1,C=0, D. A=B=0 ( ) 7. 欲将一输入正弦波信号转换成相同频率的矩形波,可采用的电路是 A 单稳态触发器; B 多谐振荡器;
C 施密特触发器; D 边沿触发器。 ( ) 8. 衡量A/D和D/A转换器性能优劣的主要指标是:
A 转换精度和转换速度 B 线性度 C 功率消耗 D 分解度 ( ) 9. 一个同步十进制计数器(Q3Q2Q1Q0)用Q3作进位,则其周期和正脉冲宽度是
A 10个CP脉冲,正脉冲宽度为1个CP周期; B 10个CP脉冲,正脉冲宽度为2个CP周期; C 10个CP脉冲,正脉冲宽度为4个CP周期; D 10个CP脉冲,正脉冲宽度为8个CP周期。 ( )
10. 某二进制编码器,输入Y7Y6Y5Y4Y3Y2Y1Y0=?时,输出三位代码CBA=110。
A 00000110 B 10000000 C 0100000 D 11000000 ( )
二、填空题(每小题2分,共20分。请将答案写在题中横线上。) 1. (3AD)16=( )2=( )8421BCD。
+B的与或表达式为Y= 、或与表达式为2. 逻辑函数Y=A○
Y= 。
3. CMOS门电路中,若工作管为NMOS管,则负载管一定是 管。 4. TTL与非门的关门电平为0.9V,开门电平为1.6V,当输入低电平为0.4V,高电平为2.4V时,其输入低电平噪声容限VNL为 V,输入高电平噪声容限VNH为 V。 5. 在设计编码器时,若需要对60个信号进行编码,则最少需使用 位二进制代码。 6. 掩膜ROM主要由地址译码器、 和输出电路三部分组成。
7. 触发器按照逻辑功能分类,在CP时钟作用下,具有如图所示状态转移功能的触发器应该是 触发器。
X=0/
X=1/ X=0/
0 1 X=1/
2
8. 在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用 计数器。 9. 2k×8的RAM有 地址线和 I/O线。
10. 一般的A/D转换过程是通过 、 、 和 四个步骤来
完成的。
三、判断题(每小题2分,共10分。下列命题你认为正确的请在题后括号内打“√”,
错误的打“×”。)
1、CMOS门电路的输入阻抗很高,若输入端悬空,在有静电感应等情况下,在悬空端
将产生不定电位,故CMOS门输入端不允许悬空。( )
2、主从JK触发器状态变化发生在CP下降沿时刻,因此,该时刻一定满足JK触发器
的状态方程Qn?1?JQn?KQn。( )
3、计数器的模值是指构成计数器的触发器的个数。( ) 4、同步D触发器可用作寄存器,但不能构成移位寄存器。( )
5、对于与非门、或非门和异或门,只要运用其中一种门电路,即可实现“与、或、非”
三种基本逻辑运算。( )
四、分析题(每小题8分,共32分)
1. 输入信号A的波形如图所示,分别画出TTL触发器输出端的波形。(设FF初态为“0”) A Q1 Q2
3
2. 如图为组合逻辑电路的输入A、B、C和输出F的波形图,请分析出其真值表、逻辑
(8分) 表达式及其功能。
A
B
C
F
3. 写出图示电路输出信号的逻辑表达式,其中门电路为TTL。
4
共分享92篇相关文档