当前位置:首页 > 数字电子技术复习题
的绝对值?为什么?
【解】Vi的绝对值不可大于?VREF的绝对值。否则反向积分过程中计数器将发生溢出,产生错误结果。
【题9.2】 图P9.2所示电路是用CB7520和同步十六进制计数器74LS161组成的波形发生
电路。已知CB7520的VREF=-10V,试画出输出电压VO的输出波形,并标出波形图上个点电压的幅度。CB7520的电路结构见课本图9.2.5,74LS161的功能表与表5.3.4相同。
+10VVDD-10VVREFRFIOUT1IOUT2_CB7520d9d8d7d6d5d4d3d2d1dA+vo0GND1CPQ3Q2Q1Q0EPETCPD3D2D1D0CLDRD74LS1611图P9.2
【解】16进制计数器74LS161工作在计数状态,在时钟信号连续作用下,Q3Q2Q1Q0从
0000~1111不断循环。d9~d6为1 时在输出端产生的电压分别为5V、2.5V、1.25V、0.625V。VO的输出波形如图A9.2所示。
vo/V9.3755.02.50.6250t 图A9.2图A9.2
例7、设计1位二进制全减器电路,输入为被减数Ai、减数Bi和来自低位的借位Ci-1;输出
为两数之差Si和向高位的借位信号Ci。
(1) 用3线—8线译码器74LS138和必要的门电路实现。
(2) 用PLA实现。
3线—8线译码器74LS138的逻辑符号略,使能端有效时其逻辑表达式为:
Y0?A2A1A0,Y1?A2A1A0,Y2?A2A1A0,??,Y7?A2A1A013
【解】
(1) 用3线—8线译码器74LS138和必要的门电路实现
根据题意分析一位二进制全减器逻辑功能列出真值表,表1中,输入变量为被减数Ai、减数Bi、来自低位的借位Ci-1、输出函数为两数之差Si和向高位的借位信号Ci。 表1 全减器真值表
图J 7 (a) 用74LS138实现一位全减器 根据真值表写出逻辑函数最小项表达式:
Si=AiBiCi?1?AiBiCi?1?AiBiCi?1?AiBiCi?1?m1?m2?m4?m7?Y1Y2Y4Y7Ci=AiBiCi?1?AiBiCi?1?AiBiCi?1?AiBiCi?1?m1?m2?m3?m7?Y1Y2Y3Y7
根据译码器逻辑功能,令74LS138输入A2=Ai; A1=Bi;A0=Ci-1;使能端工作在有效状态,即Sl=1、S2?S3?0,可以利用与非门实现逻辑函数,如图J7(a)所示。 (2) 用PLA实现一位全减器
图J 7(a) 用PLA实现一位全减器
例10、图10是用两个555定时器接成的延迟报警器。当开关S断开后,经过一定的延迟时
间后扬声器开始发出声音。如果在延迟时间内S重新闭合,扬声器不会发出声音。在图中给定的参数下,试求延迟时间的具体数值和扬声器发出声音的频率。图中的G1是CMOS反相器,输出的高、低电平分别为VOH=12V,VOL=0V。 555定时器管脚说明:
1接地端;2低电平触发端;3输出端;4清零端,低电平有效; 5电压控制端;6高电平触发端;7放电端;8电源端。
14
图T10 555定时器组成延时报警器
解 图T10中左边一个555定时器接成了施密特触发器,右边一个555定时器接成了多谐振荡器。
当S闭合时,G1输出的是低电平,则右边的555定时器处于非工作状态,当S断开后,电容C1充电,直至C1充电到VT??2VCC时反相器G1输出高电平,多谐振荡器开始振荡。 3由以上分析可得出延迟时间为:TD?RC1ln3?106?10?10?6ln3?11s 振荡周期:T?(R1?2R2)C2ln2 所以,振荡器的振荡频率:
f?111??Hz?9.66kHz T(R1?2R2)C2ln215?103?0.01?10?6?0.69例11、图T 10是一个用4位二进制计数器74161和4位二进制数码比较器CC14585组成的
逻辑电路,试分析电路的功能。
图T11
【解】:图T 11 中74161预置数端的数据:D3D2D1D0=0101,计数器从Q3Q2Q1Q0=0101开
始计数,当计到Q3Q2Q1Q0=1101时,恰好与CC14585预先设置的数B3B2B1B0=1101相等,此时CC14585的输出端Y(A=B)=1为高电平,使74161的置数端LD?0,当下一个计数脉冲CP到达时,电路置数Q3Q2Q1Q0回到初态0101。如此循环。电路的状态转换图如图J 11所示。该电路为9进制加法计数器。
15
图J 11 状态转换图(74161 比较器)
2004年 数字电子技术试题及答案
一、单项选择题(本题共10分,每小题1分)
1.PLA(可编程逻辑阵列)是一种___ d_ ___可编程逻辑器件。
(a) 与阵列可编程,或阵列固定 (b) 与阵列固定,或阵列可编程 (c) 与或阵列固定 (d) 与或阵列都可编程 2.下列电路中,不属于组合逻辑电路的是___ _c ___。
(a) 译码器 (b) 全加器 (c) 寄存器 (d) 编码器 3.滞回特性是 ___ _b ___ 的基本特性。
(a) 多谐振荡器 (b) 施密特触发器 (c) T触发器 (d)单稳态触发器 4.石英晶体多谐振荡器的输出脉冲频率取决于___b _ ___。
(a) 晶体的固有频率和RC参数值 (b) 晶体的固有频率
(c) 组成振荡器的门电路的平均传输时间 (d) RC参数大小
5.若将TTL异或门(输入端为A、B)当作反相器使用,则A、B端应 ___ d_ ___ 连接。 (a) A或B中有一个接0 (b) 不能实现
(c) A和B并联使用 (d) A或B中有一个接1 6.连续同或195个0的结果是___ a_ ___。
(a) 0 (b) 1 (c)不唯一 (d) 没意义 7.已知F=ABC?CD, 选出下列 ___ d_ ___ 可以肯定使F=0的情况。
(a) A=0 , BC=1 (b) B=1, C=1 (c) C=1, D=0 (d) BC=1, D=1
8.单稳态触发器的主要用途是___ _c ___。
(a) 整形,波形变换,鉴幅 (b) 整形,鉴幅,定时
(c) 脉冲展宽,脉冲延时, (d) 延时,定时,存储 9.数字信号和模拟信号的不同之处是___ _c ___。
(a) 数字信号在大小上不连续,时间上连续,而模拟信号则相反。 (b) 数字信号在大小上连续,时间上不连续,而模拟信号则相反。 (c) 数字信号在大小上和时间上均不连续,而模拟信号则相反。 (d) 数字信号在大小上和时间上均连续,而模拟信号则相反。 10.___ _a ___ 电路任何时刻只能有一个输出端有效。
(a) 二进制译码器 (b) 二进制编码器 (c) 七段显示译码器 (d) 十进制计数器
16
共分享92篇相关文档