当前位置:首页 > 实验报告模板-实验一
实验一 Xilinx ISE 原理图设计及实验电路板调试
课程名称: 计算机组成原理 实验日期: 2015.11.2
班级: 数媒1304 姓名: 林瑞 学号: 1030513414
一、实验目的
掌握:(1) Xilinx ISE 原理图设计; (2) 实验电路板的程序下载和调试
二、实验步骤
(结合实验过程写出具体步骤)
1. 建立工程文件,添加mem_256X8,three_state_buf实验模块,完成原理图设计,clock端口命名为clk
2. 点击Myucf文件,修改用户约束文件,用所命名的端口名修改Myucf文件中的语句,将建立端口名与实验箱上拨动开关及LED灯对应联系起来 3. 编译,下载
4. 向存储器写入几个数据,然后读出验证。存储器模块中We是写信号,Outenab是读信号,CS是片选信号,均为高有效。 5. 使We、CS为高电平,Outenab为低电平, 拨动地址为0000 0000,写入数据为0000 0000 改变地址为0000 0001,写入数据为1010 1010 改变地址为0000 0011,写入数据为0101 0101 改变地址为0000 0010,写入数据为1111 1111 6. 使Outenab、CS为高电平,We为低电平, 拨动地址为0000 0000,读出数据为0000 0000 改变地址为0000 0001,读出数据为1010 1010 改变地址为0000 0011,读出数据为0101 0101 改变地址为0000 0010,读出数据为1111 1111 三、实验体会
1.计算机组成原理实验对硬件要求比较高,因为本次实验中,实验箱电源和USB接口有问题,试验了几次都没有成功,后来换了电源和实验箱和电脑才成功。 2.开始在下载工程时,选择错文件,导致实验失败,后来重新实验,最终成功。
共分享92篇相关文档