当前位置:首页 > 基于quartusII的数字逻辑实验报告
武汉工业学院
数字逻辑实验报告
姓 名 院 (系) 专 业 学 号 指导教师
武汉工业学院数学与计算机学院
2011-11-30
基于MSI芯片74160设计模为100的计数器
1、实验目的:
基于MSI芯片74160,利用QuartusII软件设计并实现一个计数器的逻辑功能,通过电路的仿真和硬件验证,进一步了解计数器的特性和功能。
2、实验原理:
利用集成计数器MSI芯片的清零端和置数端实现归零,可以按自然态序进行计数的N进制计数器的方法。集成计数器中,清零、置数均采用异步方式的有74LS163;均采用异步方式的有74LS193、74LS197、74LS192;清零端采用异步方式、置数端采用同步方式的有74LS161、74LS160。
74161/74160功能真值表 输入 CLRN LDN ENT ENP CP D 0 1 1 1 1 X 0 1 1 1 X X 1 0 X X X 1 X 0 X ↑ ↑ X X X D X X X C X C X X X B X B X X X A X A X X X 输出 QD QC 0 D 0 C QB 0 B QA 0 A RCO 0 0 步进计数 保持 保持 表1
图1 3、实验环境:
PC机(Windows xp,QuartusII)
4、实验内容:
按照第五章相关内容,完成计数器的实际,包括原理图输入、编译、综合、适配、仿真,并将此计数器电路设计成一个硬件符号入库。最后利用两个MSI芯片74160完成一个模为60的计数器的设计,包括原理图的输入、编译、综合、适配、仿真。
5、实验步骤:
Step1.启动QuartusII“开始”菜单“所有程序”中的“Altera”程序框中选择“QuartusII”如图1所示:
Step2.建立工作库目录文件夹以便设计工程项目的存储
EDA工具中的任何一项设计都是一项工程(PROJECT),应首先为此工程建立一个放置与此工程相关的文件的文件夹,此文件夹将被EDA软件默认为工作库(WORK LIBRARY).一般不同的设计项目最好放在相应的文件夹中,注意,一个设计项目可以包含多个设计文件夹。本项目中的文件夹取名为counter_100,路径为:E:/数字逻辑/作业/100511217/。注意:文件夹名不能用中文,且不可带空格。
Step3.输入设计 (1)打开QuartusII,选择File|New命令。在New窗口中(如图2所示)的Device Design File中选择硬件设计文件类型为Block Diagram/Schematic File,然后在框图设计文件编辑窗中输入源程序图1的文件。
图2 (2)放置元件
在原理图空白处双击鼠标,跳出Symbol选择窗口(或单击右键选择Inster→Symbol…),出现元件对话框图2
图3 为了设计一位全加器,可参考图1,分别调入元件input、output、与门AND4、MSI芯片74160,并连接好。然后分别在input和output的PIN NAME上双击使其变黑,再用键盘分别输入各引脚名:CLRN,CLK(时钟),CO(输出),Q[7..0](两个74160共8个输出)。以及Q[0]到Q[7]输出。 (3)文件存盘
从菜单File中选择Save as 命令,选择刚才为自己工程建立的目录E:/数字逻辑/作业/100511217/,将设计好的图文件取名为:counter_100(注意后缀是.bdf),并存盘在E:/数字逻辑/作业/100511217/ 目录内,如图4所示。
图4 Step4.新建工程
(1) 单击File/New Project Wizard,弹出“工程设置”对话框,如图5
共分享92篇相关文档