当前位置:首页 > 杭电数电实验-数字电子技术第三版8章
14072119 王健
题目一:用74161构建十二进制加法计数器。用反馈清零法和反馈置数法
原理图:
上面为反馈置数法,下面为反馈清零法。
仿真结果:
说明:上面为反馈置数法波形,下面方框为反馈清零法波形
如图,其反馈置数法从4计数到15,反馈清零法从0置数到11,都实现了十二进制
毛刺:
分析:在反馈清零法出现毛刺,且在DOUT由1变为0时,Q[2]出现一次翻转。因为反馈清零法在清零时有一个瞬间态,从1011计数变成1100时,瞬间从1100跳到0000。这是由电路构造决定的
题目二:用74160构建35位进制十位加法器
原理图:
仿真结果:
如图,其在计数到34时DOUT为高,之后回低电平,Q变为0,完成了35进制
题目三:设计一般模型的十进制加法计数器
原理图:
CNT10原件:
DFF4原件
实验原理图:
仿真结果:
如图,其在计数到1001时DOUT为高,之后回低电平,Q变为0,完成了10进制
共分享92篇相关文档