云题海 - 专业文章范例文档资料分享平台

当前位置:首页 > 数字逻辑电路综合练习题(1)考试保过

数字逻辑电路综合练习题(1)考试保过

  • 62 次阅读
  • 3 次下载
  • 2026/4/26 2:40:26

0000→1111→1110→1101→1100→1011→1010→1001→1000→0111→0000。

一共经历10CP脉冲信号实现循环,所以,图31所示的电路为10进制减法计数器。

解:集成计数器40193为双时钟可逆计数器,计数时钟信号从CPD端输入时为减法计数过程,清零控制输入RD端(高电平有效)、预置数控制信号输入LD端(低电平有效)的输入信号都是异步有效。根据图P8.5所示的电路连接,计数器计数输出为0110时,LD端的控制信号为0,即刻对计数器进行“预置数”,输入数据为0000,此后,计数器重新从0000开始减法计数。故此,计数器的计数过程为 0000→1111→1110→1101→1100→1011→1010→1001→1000→0111→0000。

一共经历10CP脉冲信号实现循环,所以,图P8.5所示的电路为10进制减法计数器。

17

搜索更多关于: 数字逻辑电路综合练习题(1)考试保过 的文档
  • 收藏
  • 违规举报
  • 版权认领
下载文档10.00 元 加入VIP免费下载
推荐下载
本文作者:...

共分享92篇相关文档

文档简介:

0000→1111→1110→1101→1100→1011→1010→1001→1000→0111→0000。 一共经历10CP脉冲信号实现循环,所以,图31所示的电路为10进制减法计数器。 解:集成计数器40193为双时钟可逆计数器,计数时钟信号从CPD端输入时为减法计数过程,清零控制输入RD端(高电平有效)、预置数控制信号输入LD端(低电平有效)的输入信号都是异步有效。根据图P8.5所示的电路连接,计数器计数输出为0110时,LD端的控制信号为0,即刻对计数器进行“预置数”,输入数据为0000,此后,计数器重新从0000开始减法计数。故此,计数器的计数过程为 0000→1111→1110→1101→1100→1011→1010→1001→1000→0111→0000。 一共经历10CP脉冲信号实现循环

× 游客快捷下载通道(下载后可以自由复制和排版)
单篇付费下载
限时特价:10 元/份 原价:20元
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219
Copyright © 云题海 All Rights Reserved. 苏ICP备16052595号-3 网站地图 客服QQ:370150219 邮箱:370150219@qq.com