当前位置:首页 > 《数字电子技术》模拟试题三和答案
《数字电子技术》模拟试题三
一、单项选择题(本题共10小题每小题2分,20分)
1.下列等式成立的是( )。
A、 A⊕1=A B、 A⊙0=A C、A+AB=A D、A+AB=B 2.函数
的标准与或表达式是( )。
A、F=∑m(1,3,4,7,12) B、F=∑m(0,4,7,12) C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。
A、寄存器 B、ROM C、加法器 D、编码器 4.下列哪类触发器有约束条件( )。
A、钟控 RS 触发器 B、边沿 D 触发器 C、边沿 JK 触发器 D、主从 JK 触发器
5. 集成十进制加法计数器初态为Q3Q2Q1Q0=1001,经过5个CP脉冲后,计数器状态为( )。
A、0000 B、0100 C、0101 D、1110 6.下面说法错误的是( )。
A、RAM分为静态RAM和动态RAM B、RAM指在存储器中任意指定的位置读写信息
C、ROM断电后信息会丢失 D、 ROM为只读存储器 7.JK触发器在CP脉冲作用下,欲使Qn+1=1,则必须使:( )。 A、J=1,K=0 B、J=0,K=0 C、J=0,K=1 D、J=1,K=1
8.将三角波变换为矩阵波,需选应用( )。
A、单稳态电路 B、施密特电路 C、RC微分电路 D、RC积分电路
9.对电压、频率、电流等模拟量进行数字处理之前,必须将其进行( )。
A、D/A转换 B、A/D转换 C、直接输入 D、随意 10.A/D转换过程四个步骤的顺序是( )。
A、采样、保持、量化、编码 B、编码、量化、保持、采样 C、采样、编码、量化、保持 D、采样、量化、编码、保持
二、判断题(本题共10小题,每题2分,共20分)
( )1. 在二进制与十六进制的转换中,有下列关系: (1001110111110001)B=(9DF1)H
( )2. 8421码和8421BCD码都是四位二进制代码。
( )3. 二进制数1001和二进制代码1001都可以表示十进制数9。 ( )4. TSL三态门输出有三种状态。 ( )5. TG门只用于数字信号的传输。
( )6. CMOS门电路中输入端悬空作逻辑0使用。 ( )7. 要改变触发器的状态,必须有CP脉冲的配合。 ( )8. OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1·L2。 ( )9. 数字电路中的脉冲信号都是由自激多谐振荡器直接产生的。 ( )10. n个D触发器组成的扭环形计数器,有效循环状态为2n。
三、将下式变换成最简的与或和与非-与非两种形式,并画出相应的逻辑图。(每题5分,共10分)
四、组合逻辑电路分析设计(1、2小题每题6分,3小题10分,共22分)
1.逻辑电路如下图所示,说明电路实现的逻辑功能。
2.用译码器74138和适当的逻辑门实现函数 ,写出实现过程并画出连线图。
3.仿照半加器和全加器的设计方法,试设计一个半减器和一个全减器。写出设计电路的详细过程。
五、时序逻辑电路的分析和设计(1、2小题各10分,3小题8分,共28分)
1.设负边沿JK触发器的初始状态为0,CP、J、K信号如图所示,试画出Q端的波形。
2.逻辑电路如图所示,按要求回答下列问题: (1)写出时钟方程; (2)写出驱动方程; (3)求解状态方程;
(4)已知各输入信号的波形如图所示。画出 Q1 ,Q2 的波形。(设 Q1Q2 的初态均为00)。
3.试用集成计数器74LS161设计9进制计数器。用74390设计60进制计数器。
《数字电子技术》模拟试题三
共分享92篇相关文档