当前位置:首页 > 广工数字逻辑及系统设计实验
实 验 报 告
课程名称_数字逻辑及系统设计实验 学生学院____计算机____________ 专业班级 _ 学 号 学生姓名 指导教师
年 月 日
一、 实验目的
1. 熟练掌握基本门电路的主要用途以及验证它们的逻辑功能。 2. 熟练掌握常用组合逻辑电路的基本原理及其逻辑电路功能。 3. 熟练掌握常用时序逻辑电路的基本原理及其逻辑电路功能。 4. 掌握Libero IDE基于FPGA的设计流程。
5. 熟悉FPGA的设计与开发流程。熟悉芯片烧录的流程及步骤。
二、 实验要求
1. 要求每人能独立完成实验。严禁抄袭。
2. 能独立搭建Libero IDE软件基础环境,掌握FPGA的开发流程。
3. 按照实验指导书中P56-69的实验步骤进行设计,每一步骤均需要截图显示。 4. 完成3次仿真(综合前,综合后,布局布线后),并将仿真波形截图显示。
5. 将程序烧录到Actel Proasic3 A3P030 FPGA核心板,在数字逻辑及系统实验箱上完成连线,验证代码的正确性。
6. 纸制版的封面单面打印,其他页面必须双面打印。全班刻一张光盘。
三、 实验内容
1. 设计题目:用3-8译码器74HC138实现举重比赛的裁判表决电路的组合逻辑函数
Y?AB?BC?AC,写出模块代码和测试平台代码。
2. 74HC138功能表参照教材中P53表2-9,引脚图参照实验指导书中P30图2-16。
3. 把每一个步骤的实验结果截图,按实验指导书中P6图1-7中所列FPGA引脚,手工分配引脚,最后通过烧录器烧录至FPGA核心板上。 4. 按分配的引脚连线,实测相应功能并记录结果。
四、 实验结果与截图
1. 模块及测试平台代码清单。
共分享92篇相关文档