云题海 - 专业文章范例文档资料分享平台

当前位置:首页 > QPSK的调制与解调课程设计

QPSK的调制与解调课程设计

  • 62 次阅读
  • 3 次下载
  • 2025/6/20 6:09:57

华北科技学院课程设计

图5-17 同相支路的滤波、抽判、极性转化过程过程波形

图5-18 同相支路的滤波、抽判、极性转化过程过程波形

最后通过并/串转换器将信号Sp(t)放置其奇数位,将另信号

Sq(t)放置其偶数位,转换成一路二进制单极性信号,此时的信号

即是QPSK信号解调后最终的信号S'(t)。串并转换时通过switch 模块来实现并串转换,因为我们最后需要的是最原始的信号,将两路信号合二为一,在第一路信号发出一个样本时间后,样本时间设置为发送信号码元时间,开关会自动转换到第二路信号,此时换做第二路信号输入,一个码元时间后模块重置,如此循环。

第 25 页 共 37 页

华北科技学院课程设计

同样的,此模块也需要两倍的发送信号码元时间输入。

Switch模块的功能通过波形图体现如图5-19所示。

图-19 Switch 电路的功能具体实现过程波形解释

由图5-20观察可知,Switch模块有3个输入端,其中两个是传输信号输入端,一个是切换控制信号端。切换开关通过控制信号电平与设计门限值相比较来判断选择其中一个输入信号作为输出。显然,信号切换开关室一个无记忆系统。此电路中通过定时脉冲来控制Switch的输出,当控制信号为高电平时,Switch控制输出input1的信号,当控制信号为低电平时,控制输出支路输出input3的信号。

SQPSK信号的解调信号S??t?如图5-20所示,示波器上方显示

的是原始输入随机信号,下方显示的是解调输出信号。

第 26 页 共 37 页

华北科技学院课程设计

图5-20 原始输入信号与解调输出信号对比波形

由图5-20观察分析可知,解调输出的波形与原始输入随机信号波形完全一致,说明我们系统的模块搭建过程是正确的。只是存在一定的时间延迟,时间延迟存在的原因可能是使用的缓冲器使得其存在时间延迟。

六、创建Simulink子系统及其封装

对于简单的系统而言,可以直接建立系统的模型,并分析模型之间的相互关系以及模块的输入输出关系。当模型变的庞大和复杂时,就需要对模型进行分类、封装来简化它,也就是建立子系统(Subsystem)。

使用子系统可以对模型提供如下三点好处: 1)能够减少模型窗口中显示的模块数。

2)可以把实现某一功能的所有模块封装到一起,形成一个整体的模块。

3)建立一个分层次的清晰的模型结构,比如子系统是一层,那么构成这个子系统的模块就是下一层,利于整个模型的管理和更新。

第 27 页 共 37 页

华北科技学院课程设计

6.1创建子系统方法

6.1.1通过子系统模块创建子系统

Simulink的常用模块(Commonly Used Blocks)模块库中提供了子系统(Subsystem)模块。可以通过该子系统模块来创建子系统,步骤如下。

①新建模型窗口,将子系统(Subsystem)模块拖到窗口中。 ②在模型窗口中添加输入源(Sources)模块库中的(In1)模块和接收器(Sinks)模块中的输出(Out1)模块。 ③单击子系统(Subsystem)。

④根据需要,在子系统的输入和输出端之间添加所需要的模块和信号线。

⑤可以根据需要设置和修改模块的参数,关闭子系统窗口,将模型保存。

6.1.2 通过压缩已有的模块建立子系统

这种方法比较简单,易于操作。它是把现有模型中的模块通过重新组合以得到所需子系统。 ① 首先建立模型子系统 。

② 使用范围框将要压缩成子系统的部分选中。

③ 在模块窗口中单击【Edit】菜单下的【Creat Subsystem】命令,Simulink将会用一个子系统模块代替被选中的模块组。 ④若想查看子系统的内容或对子系统进行编辑,可以双击子系统,就会出现一个显示子系统内容的窗口。在窗口中,除了原始的模块外,Simulink自动添加了输入模块和输出模块,分别代表子系统的输入端口和输出端口。改变它们的标签会使子系统的输

第 28 页 共 37 页

搜索更多关于: QPSK的调制与解调课程设计 的文档
  • 收藏
  • 违规举报
  • 版权认领
下载文档10.00 元 加入VIP免费下载
推荐下载
本文作者:...

共分享92篇相关文档

文档简介:

华北科技学院课程设计 图5-17 同相支路的滤波、抽判、极性转化过程过程波形 图5-18 同相支路的滤波、抽判、极性转化过程过程波形 最后通过并/串转换器将信号Sp(t)放置其奇数位,将另信号Sq(t)放置其偶数位,转换成一路二进制单极性信号,此时的信号即是QPSK信号解调后最终的信号S'(t)。串并转换时通过switch 模块来实现并串转换,因为我们最后需要的是最原始的信号,将两路信号合二为一,在第一路信号发出一个样本时间后,样本时间设置为发送信号码元时间,开关会自动转换到第二路信号,此时换做第二路信号输入,一个码元时间后模块重置,如此循环。 第 25 页 共 37 页 华北科技学院课程设计 同样的,此模块也需要两倍的发送信号码元时间输入。

× 游客快捷下载通道(下载后可以自由复制和排版)
单篇付费下载
限时特价:10 元/份 原价:20元
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219
Copyright © 云题海 All Rights Reserved. 苏ICP备16052595号-3 网站地图 客服QQ:370150219 邮箱:370150219@qq.com