云题海 - 专业文章范例文档资料分享平台

当前位置:首页 > 3.3组合逻辑电路的设计 - 图文

3.3组合逻辑电路的设计 - 图文

  • 62 次阅读
  • 3 次下载
  • 2025/5/3 18:44:54

课程 课题 数字电子技术 章节 第3章 教师 陈燕熙 审批 课时 2 3.3组合逻辑电路的设计方法 授课班级 授课日期 教学目的 与要求 组合逻辑电路的分析方法和设计方法; 常用中规模集成组合逻辑电路器件的应用。 教学重点 组合逻辑电路的分析方法和设计方法; 常用中规模集成组合逻辑电路器件的应用。 组合逻辑电路中的竞争与冒险现象 教学难点 授课类型 教学方法 教 具 专业理论课 班级授课 多媒体 解决重难 点的措施 组合逻辑电路,实质上是基本逻辑门电路的一个应用,对于这部分知识的学习,关键在于前面基本逻辑门电路的逻辑符号、逻辑功能、逻辑表达式等知识的灵活应用。 导入过程 设计 逻辑功能特点:组合逻辑电路任一时刻的输出状态,只决定于该时刻输入信号的状态,而与输入信号作用前电路原来的状态无关。

教学过程 一、教学内容: 3.3 采用小规模集成器件的组合逻辑电路设计 组合逻辑电路的设计,通常以电路简单,器件最少为目标。用代数法和卡诺图法来简化逻辑函数,就是为了获得最简的形式,以便用最少的门电路来组成逻辑电路。在设计中普遍采用中、小规模集成电路(一片包括数个门至数十个门)产品,根据具体情况,尽可能减少所用的器件数目和种类,使组装好的电路结构紧凑,达到工作可靠、经济的目的。采用小规模集成器件设计组合逻辑电路的一般步骤如图6.1.1所示。 图3.3 组合逻辑电路设计步骤 首先将逻辑功能要求抽象成真值表的形式。由真值表可以很方便地写出逻辑函数的表达式。在采取小规模器件时,通常将函数化简成最简与-或表达式,使其包含的乘积项最少,且每个乘积项所包含的因子数也最少。最后根据所采取的器件的类型进行适当的函数表达式变换,如变换成与非-与非表达式、或非-或非表达式、与或非表达式及异或表达式等。 必须说明的是,有时由于输入变量的条件(如只有原变量输入,没有反变量输入)或采取器件的条件(如在一块集成器件中包含多个基本门)等因素,采用最简与或式实现电路,不一定是最佳电路结构。下面通过一些例题说明采取小规模集成逻辑器件设计组合逻辑电路的基本方法。 例3.3 试用2输入与非门和反相器设计一个3输入(I0、I1、I2)、3输出(L0、L1、L2)的信号排队电路。它的功能是:当输入I0为1时,无论I1和I2为1还是0,输出L0为1,L1和L2为0;当I0为0且I1为1,无 论I2为1还是0,输出L1为1,其余两个输出为0;当I2为1且I0和I1均为0时,输出L2为1,其余两个输出为0。如I0、I1、I2均为0,则L0、L1、L2也均为0。 解:(1) 根据题意列出真值表,如表3.3所示 表3.3例3.3的真值表 输入 输出 I1 I2 I3 0 0 0 1 0 0 1 0 1 1 1 0 1 1 1 0 1 0 0 1 1 0 0 1 L0 L1 L2 0 0 0 1 0 0 1 0 0 1 0 0 1 0 0 0 1 0 0 1 0 0 0 1 (2) 根据真值表写出各输出表达式 (3)根据要求将输出表达式变换为与非形式,并由此画出逻辑图

图3.3 逻辑图 由此可画出逻辑图,如图3.4所示。该逻辑电路可用一片内含四个2输入端的与非门和另一片内含六个反相器的集成电路组成;也可用两片内含四个2输入端与非门的集成电路组成。原逻辑表达式虽然是最简形式,但它需一片反相器和一片3输入端的与门才能实现,器材数和种类都不能节省。由此可见,最简的逻辑表达式用一定规格的集成器件实现时,其电路结构不一定是最简单和最经济的。设计逻辑电路时应以集成器件为基本单元,而不应以单个门为单元,这是工程设计与理论分析的不同之处。 3.3.1 采用中规模集成器件实现组合逻辑电路 中规模集成器件的大量出现,使许多逻辑问题可直接选用相应的集成器件,既省去繁琐的设计,也可避免设计中带来的错误。 用器件设计电路给电路设计提供了方便,成为电路设计者的优先选择,主要表现在以下几个方面: 1.精简设计电路所用的器件,简化结构; 2.节省设计电路所用的时间,缩短设计周期; 3.简化电路调试过程,缩短测试周期; 4.方便电路维护,减少维护成本。 中规模集成器件,大多数是专用的功能器件。用这些功能器件实现组合逻辑函数,基本采用逻辑函数对比方法。因为每一种组合电路的中规模集成器件都具有某种确定的逻辑功能,都可以写出其输出和输入关系的逻辑函数表达式。可以将要实现的逻辑函数表达式进行变换,尽可能变换成与某些中规模集成器件的逻辑函数表达式类似的形式。如果需要实现的逻辑函数表达式与某种中规模集成器件的逻辑函数表达式形式上完全一致,则使用这种器件最方便;如果需要实现的逻辑函数是某种中规模集成器件的逻辑函数表达式的一部分,例如变量数少,则只需对中规模集成器件的多余输入端作适当的处理(固定为1或固定为0),也可以很方便地实现需要的逻辑函数;如果需实现的逻辑函数的变量数比中规模集成器件的输入变量多,则可以通过扩展的方法来实现。 用中规模集成器件设计组合逻辑电路的方法为: (1)对逻辑问题进行描述 分析给出逻辑问题,确定输入、输出变量;对变量进行赋值;由给出问题列出真值表;写出逻辑表达式。 (2)对表达式进行变换 写出选定中规模集成器件逻辑表达式;将设计电路的逻辑表达式进行变换,其形式尽可能与器件的表达式一致;将两表达式进行比较,确定集成器件的输入与输出。 (3)画电路 使用数据选择器实现单输出函数和使用译码器及附加逻辑门实现多输出函数是比较方便的;对某些逻辑函数,如逻辑函数输出为输入信号相加,则采用全加器实现较为方便。

3.3.2用具有n个地址输入端的数据选择器实现n变量逻辑函数 一块具有n个地址端的数据选择器,具有对2个数据选择的功能。例如,n =3,可以完成8选1功能。 根据表3.3.2所示的8选1数据选择器真值表,可以写出 表3.2.1 8选1数据选择器真值表 n 用卡诺图形式来表示 图3.3.2 8选1数据选择器卡诺图 图3.3.2 例3.3.2卡诺图 3.3.4 组合逻辑电路中的竞争冒险 前面分析组合逻辑电路时,都没有考虑门电路的延迟时间对电路产生的影响。实际上,信号通过连线及集成门都有一定的延迟时间,也可能有前后快慢的差异。由于从输入到输出的过程中,不同通路上门的级数不同,或者门电路平均延迟时间的差异,使信号从输入经不同通路传输到输出级的时间不同。受到上面因素的影响后,可能在输入信号变化的瞬间,在输入端出现一些不正确的尖峰信号输出,通常把这种现象称为竞争冒险。 3.3.4.1产生竞争冒险的原因 首先来分析图3.3.1所示电路的工作情况,以建立竞争冒险的概念。在图3.3.1(a)中,与门G2的输入是A和A两个互补信号。由于G1的延迟,A的下降沿要滞后于A的上升沿,因此在很短的时间间隔内,G2的两个输入端都会出现高电平,致使它的输出出现一个高电平脉冲(它是按逻辑设计要求不应出现的干扰脉冲),如图3.3.1(b)所示。与门G2的2个输入信号分别由G1和A端的两个路径在不同的时刻到达的现象,通常称为竞争,由此而产生输出干扰脉冲的现象称为冒险。

搜索更多关于: 3.3组合逻辑电路的设计 - 图文 的文档
  • 收藏
  • 违规举报
  • 版权认领
下载文档10.00 元 加入VIP免费下载
推荐下载
本文作者:...

共分享92篇相关文档

文档简介:

课程 课题 数字电子技术 章节 第3章 教师 陈燕熙 审批 课时 2 3.3组合逻辑电路的设计方法 授课班级 授课日期 教学目的 与要求 组合逻辑电路的分析方法和设计方法; 常用中规模集成组合逻辑电路器件的应用。 教学重点 组合逻辑电路的分析方法和设计方法; 常用中规模集成组合逻辑电路器件的应用。 组合逻辑电路中的竞争与冒险现象 教学难点 授课类型 教学方法 教 具 专业理论课 班级授课 多媒体 解决重难 点的措施 组合逻辑电路,实质上是基本逻辑门电路的一个应用,对于这部分知识的学习,关键在于前面基本逻辑门电路的逻辑符号、逻辑功能、逻辑表达式等知识的灵活应用。 导入过程 设计 逻辑功能特点:组合逻辑电路任一时刻的输出状态,只决定于该时刻输入信号的状态,而与输入信号作用前电路原来的状态无关。 教学过程 一、教学内容: 3.3 采用

× 游客快捷下载通道(下载后可以自由复制和排版)
单篇付费下载
限时特价:10 元/份 原价:20元
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219
Copyright © 云题海 All Rights Reserved. 苏ICP备16052595号-3 网站地图 客服QQ:370150219 邮箱:370150219@qq.com