当前位置:首页 > 吉林大学网络教育学院2012年秋第二学期微机原理及应用网络作业
4.32
35:将累加器AX的内容清零的不正确操作是( )。
1.AND AX,0 2.XOR AX,AX 3.SUB AX,AX 4.CMP AX,AX
36:在8253计数器0工作在方式1时,在计数中途OUT0为( )。
1.由高变低 2.由低变高 3.高电平 4.低电平
37:根据中断向量表的格式,只要知道了中断类型码n就可以找到相应的中断向量在表中的位置,中断向量在表中的存放地址=( )。
1.4×n 2.8×n 3.16×n 4.32×n
38:设系统为20位地址线,采用全译码方式。若用8K×8位RAM存储器芯片构成256K的存储系统,需要( )位地址线作为片外地址译码。
1.5 2.6 3.7
4.8
39:8088CPU通过总线对内存或I/O端口进行一次读或写操作的过程称为一个( )。
1.时钟周期 2.总线周期 3.指令周期 4.存储器周期
40:采用Cache技术的主要目的是( )。
1.为增加内存的容量
2.减少高速CPU和慢速内存之间的速度差异 3.增加寄存器 4.增加I/O接口
1:在DMA操作期间,8237A选择存储器的信号是A15~A0,而选择外设端口的信号是( )。
1.A15~A0 2.A7~A0 3.DREQ 4.DACK
2:CPU响应INTR引脚的中断请求的条件是( )。
1.IF=0 2.IF=1
3.TF=0 4.TF=1
3:8237 DMA控制器有四种工作方式,其中,传输率较高的一种是( )。
1.单字节传送方式 2.请求传送方式 3.块传送方式 4.级联方式
4:在构成存储系统时,所用存储芯片单片不能满足字长要求,需用首先进行( )。
1.字扩展 2.位扩展 3.字位扩展 4.以上均可
5:有关RS-232C技术,下列说法中错误的是( )。
1.可用于连接两台PC机,进行数据传输 2.属于DTE与DCE之间的接口标准 3.并行传送数据 4.属于EIA标准
6:在8253计数器0工作在方式1时,在计数中途OUT0为( )。
1.由高变低 2.由低变高 3.高电平
4.低电平
7:CPU接收中断类型码,将它左移( )位后,形成中断向量的起始地址,存入暂存器中。
1.1 2.2 3.3 4.4
8:某静态RAM芯片的容量为8K×8位,则( )。
1.该芯片的地址线是11根 2.该芯片的地址线是12根 3.该芯片的地址线是13根 4.该芯片的地址线是16根
9:与LEA AX,BUFFER等价的指令为( )。
1.MOV AX,BUFFER 2.MOV AX,OFFSETBUFFER 3.MOV AX,DS:BUFFER 4.AX EQU BUFFER
10:Reset信号到来后,8088CPU的启动地址为( )。
1.00000H 2.FFFFFH 3.FFFF0H 4.0FFFFH
共分享92篇相关文档