云题海 - 专业文章范例文档资料分享平台

当前位置:首页 > FPGA 答辩论文 - 图文

FPGA 答辩论文 - 图文

  • 62 次阅读
  • 3 次下载
  • 2025/5/5 0:55:44

附录C

附录B (频率运算控制模块代码)

module ys(data_in,data_out,q,c,led); input [27:0] data_in; output [9:0] q; output [3:0] c;

output [22:0] data_out; output [1:0] led; reg [9:0] q; wire [3:0] c;

wire [22:0] data_out; wire [1:0] led;

assign led=(data_in<1000000)?2'b01:2'b10; assign data_out[22:0]=data_in[22:0]; assign c=10;

always @(data_in) begin

if(data_in<10000) q=1;

else if(data_in<100000) q=10; else if(data_in<1000000) q=100; else q=1000; end

endmodule

- 45 -

附录D

附录C (FPGA核心板原理图)

图1 FPGA核心板1

- 46 -

搜索更多关于: FPGA 答辩论文 - 图文 的文档
  • 收藏
  • 违规举报
  • 版权认领
下载文档10.00 元 加入VIP免费下载
推荐下载
本文作者:...

共分享92篇相关文档

文档简介:

附录C 附录B (频率运算控制模块代码) module ys(data_in,data_out,q,c,led); input [27:0] data_in; output [9:0] q; output [3:0] c; output [22:0] data_out; output [1:0] led; reg [9:0] q; wire [3:0] c; wire [22:0] data_out; wire [1:0] led; assign led=(data_in<1000000)?2'b01:2'b10; assign data_out[22:0]=data_in[22:0]; assign c=10; always @(data_in) begin if(data_

× 游客快捷下载通道(下载后可以自由复制和排版)
单篇付费下载
限时特价:10 元/份 原价:20元
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219
Copyright © 云题海 All Rights Reserved. 苏ICP备16052595号-3 网站地图 客服QQ:370150219 邮箱:370150219@qq.com