当前位置:首页 > 哈工大2011年数电期末试题+答案
数字电子技术基础 试 题 (A)
题号 分数 评卷人 本题得分 哈工大 2011 年 秋 季学期
班号 姓名 八 卷面 平时 总分 一
二 三 四 五 六 七 一、(10分)填空和选择填空(每空1分)
1.根据反演规则,若Y=AB?C?D?C,则Y?(AB?C?D)?C 。
2. 图1所示门电路均为TTL门,则电路输出P1=AB?BC(AB?BC);P2=AC?C(A?C)。
VCCRcABC 图1
ACP1B51?P2
3.由TTL门组成的电路如图2所示,已知它们的输入短路电流为IS=1.6mA,高电平输入漏电流IR=40μA。试问:当A=B=1时,G1的 灌 (拉,灌)电流为 3.2mA ;A=0时,G1的 拉 (拉,灌)电流为 160μA 。
ABG1G2G3
图2
4.3位扭环形计数器的计数长度为 6 。
5.某EPROM有8条数据线,13条地址线,则存储容量为 64 kbit。
6.某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟 128 μs。
第 1 页 (共 10 页)
试 题: 班号: 姓名:
本题得分 二、(6分)F(A,B,C,D)=?m(0,2,3,4,5,6,7,11,12)??d(8,9,10,13,15),用两片74LS138和最少的二输入与门实现F。
BIN/OCTY0B0Y1B1( I )Y2B2Y374LS138Y4Y5E3Y6E1Y7E2图3
BIN/OCTY0B0Y1B1( II )Y2B2Y374LS138Y4Y5E3Y6E1Y7E2
解:
FABCD00011111000011110111x1111xxx1x F?m1?m14?m1m14
FDCBA1BIN/OCTY0B0B1( I )Y1Y2B2Y374LS138Y4Y5E3Y6E1Y7E2BIN/OCTY0B0YB1( II )1Y2B2Y374LS138Y4Y5E3Y6E1Y7E20
第 2 页 (共 10 页) 试 题: 班号: 姓名:
本题得分
三、(6分) 已知图4中AD7524为8位D/A转换器,当D6=1,其它各位均为“0”时,UO= -1V。74LS90为2/5分频异步加法计数器,时钟CP的频率为10kHz。
1. 74LS90构成几进制计数器; 2. 计算|UO|的最大值及其频率;
VREFVDDVREFWRCS5VRFIOUT1IOUT2AD7524-+UO 3 D2D1D8D 7D 6D 5D4DCPCPBQDQCQBQA74LS90CPAS(2)S0(1)R(2)R(1)000.
图4
解:1.5进制; 2.UO本题得分 max??4V;fUO?1fCP?2KHz 5 四、(6分)根据下面二段Verilog HDL语言的描述,说明所描述电路的逻辑功能。
module test1 (a,b,s,y); input a,b; input s; output y; assign y = (s==0)? a : b; endmodule module test2(clk,clr,out); input clk,clr; output[3:0] out; reg[3:0] out; always @(posedge clk or negedge clr) begin 第 3 页 (共 10 页) 试 题: 班号: 姓名:
if (!clr) out<= 4'h0; else begin out<=(out>> 1); out[3]<= ~out[0]; end end endmodule 解:test1:2选1数据选择器; test2:扭环型计数器。
本题得分 五、(14分) 电路如图5所示,时钟脉冲CP的频率为12kHz。 (1) 画出74LS161构成电路的完整状态转换图;
(2) 分析由触发器FF1、FF2构成的计数器,画出完整的状态转换图、说明为几进制 计数器;
(3) 指出Qd、Q2的频率和占空比。
1(4)CP频率不变,使Qd的频率降为现在的,应如何改变74LS161的接线?(不允
2许增加器件。)
Qd1ETQDQCQBQAEP74LS161CPDCBACRLD11CPQcQbQa1JC1FF111KQ11JC1FF21KQ2 图5
解:1. 74LS161构成6进制计数器,电路的状态转换表为:
CP 0 1 2 3 4 5 6 D 0 0 0 1 1 1 0 C 0 1 1 0 1 1 0 B 0 1 1 0 1 1 0 A 0 0 1 0 0 1 0
第 4 页 (共 10 页)
共分享92篇相关文档