当前位置:首页 > 电子技术复习题
19、射极输出器是典型的电压串联负反馈放大电路。 (对) 1、电压比较器的输出电压只有两种数值。 (对) 2、集成运放使用时不接负反馈,电路中的电压增益称为开环电压增益。 (错) 3、“虚短”就是两点并不真正短接,但具有相等的电位。 (对) 4、“虚地”是指该点与“地”点相接后,具有“地”点的电位。 (错)
5、集成运放不但能处理交流信号,也能处理直流信号。 (对) 6、集成运放在开环状态下,输入与输出之间存在线性关系。 (错) 7、同相输入和反相输入的运放电路都存在“虚地”现象。 (错) 8、理想运放构成的线性应用电路,电压增益与运放本身的参数无关。 (错) 9、各种比较器的输出只有两种状态。 (对) 10、微分运算电路中的电容器接在电路的反相输入端。 (对) 1、组合逻辑电路的输出只取决于输入信号的现态。 (对) 2、3线—8线译码器电路是三—八进制译码器。 (错) 3、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。 (错) 4、编码电路的输入量一定是人们熟悉的十进制数。 (错) 5、74LS138集成芯片可以实现任意变量的逻辑函数。 (错) 6、组合逻辑电路中的每一个门实际上都是一个存储单元。 (错) 8、无关最小项对最终的逻辑结果无影响,因此可任意视为0或1。 (对)
1、仅具有保持和翻转功能的触发器是RS触发器。 (错) 2、使用3个触发器构成的计数器最多有8个有效状态。 (对) 3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。 (错) 4、利用一个74LS90可以构成一个十二进制的计数器。 (错) 5、用移位寄存器可以构成8421BCD码计数器。 (错) 简答题
1、N型半导体中的多子是带负电的自由电子载流子,P型半导体中的多子是带正电的空穴载流子,因此说N型半导体带负电,P型半导体带正电。上述说法对吗?为什么?
答:这种说法是错误的。因为,晶体在掺入杂质后,只是共价键上多出了电子或少了电子,从而获得了N型半导体或P型半导体,但整块晶体中既没有失电子也没有得电子,所以仍呈电中性。
2、某人用测电位的方法测出晶体管三个管脚的对地电位分别为管脚①12V、管脚②3V、管脚③3.7V,试判断管子的类型以及各管脚所属电极。
答:管脚③和管脚②电压相差0.7V,显然一个硅管,是基极,一个是发射极,而管脚①比管脚②和③的电位都高,所以一定是一个NPN型硅管。再根据管子在放大时的原则可判断出管脚②是发射极,管脚③是基极,管脚①是集电极。
4、半导体和金属导体的导电机理有什么不同?单极型和双极型晶体管的导电情况又有何不同?
答:金属导体中只有自由电子一种载流子参与导电,而半导体中则存在空穴载流子和自由电子两种载流子,它们同时参与导电,这就是金属导体和半导体导电机理上的本质不同点。单极型晶体管内部只有多数载流子参与导电,因此和双极型晶体管中同时有两种载流子参与导电也是不同的。
5、图6-24所示电路中,硅稳压管DZ1的稳定电压为8V,DZ2的稳定电压为6V,正向压降均为0.7V,求各电路的输出电压U0。
图6-24
答:(a)图:两稳压管串联,总稳压值为14V,所以U0=14V; (b)图:两稳压管并联,输出电压按小值计,因此U0=6V; (c)图:两稳压管反向串联,U0=8.7V;
(d)图:两稳压管反向并联,可认为DZ1截止不通,则U0=0.7V。
6、半导体二极管由一个PN结构成,三极管则由两个PN结构成,那么,能否将两个二极管背靠背地连接在一起构成一个三极管?如不能,说说为什么?
答:将两个二极管背靠背地连接在一起是不能构成一个三极管的。因为,两个背靠背的二极管,其基区太厚,不符合构成三极管基区很薄的内部条件,即使是发射区向基区发射电子,到基区后也都会被基区中大量的空穴复合掉,根本不可能有载流子继续向集电区扩散,所以这样的“三极管”是不会有电流放大作用的。
7、如果把三极管的集电极和发射极对调使用?三极管会损坏吗?为什么?
答:集电极和发射极对调使用,三极管不会损坏,但是其电流放大倍数大大降低。因为集电极和发射极的杂技浓度差异很大,且结面积也不同。
2、图8-18所示电路中,已知R1=2K?,Rf=5K?,R2=2K?,R3=18K?,Ui=1V,求输出电压Uo。(10分)
解:此电路为同相输入电路。
U??U??18?1?0.9V2?185U0?(1?)?0.9?3.15V2 图8-18
3、图8-19所示电路中,已知电阻Rf =5R1,输入电压Ui=5mV,求输出电压U0。(10分)
图8-19
解:U01=Ui=5mV= Ui2,第二级运放是反向比例运算电路,所以:
U0??1、化简下列逻辑函数
5R1Ui2??5?5??25mV R1①F?(A?B)C?AB=AB?C ②F?AC?AB?BC=AC?B ③F?ABC?ABC?ABC?ABC?ABC=AB?AB?BC ④F?A?BC?AB?BCD=AB?BC?BD ⑤F?(A?B)C?AC?AB?BC=C?A?B ⑥F?AB?BC?BC=AB?C 1.设触发器的初始状态为0,已知时钟脉冲CP及A、B端的波形如题1图所示,画出J端、Q端及Q端的波形。
1解:画出J端、Q端及Q端的波形如下图所示:
2.某逻辑门电路的逻辑表达式为F=ABC,试写出该门电路的逻辑状态表。 2解:该门电路的逻辑状态表如下:
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 F 0 0 0 0 0 0 0 1
3.逻辑电路如题3图所示,触发器的初始状态为零,已知D,C的波形,试画出与输入对应的输出端Q的波形。
3解:画出与输入对应的输出端Q的波形如下图所示:
4.题4图(a)所示门电路输入端A、B、C的波形如题4图(b)所 示,试画出M端和输出端F的波形。
共分享92篇相关文档