云题海 - 专业文章范例文档资料分享平台

当前位置:首页 > 可编程逻辑器件设计及应用试验报告

可编程逻辑器件设计及应用试验报告

  • 62 次阅读
  • 3 次下载
  • 2025/5/1 11:51:23

实验二 电路图方法分层设计:全加器

一、实验内容

1、 建立一个新的工程(cpld 9500系列) 2、 建立一个独立的电路图(All_ADD) 3、 输入电路图: 一位全加器

图2-1一位全加器

4、 建立测试波形方法仿真激励图形

图2-2波形仿真激励

5、 功能仿真

记录结果,分析正确性。 6、 生成电路模块

图2-3模块建立

7、 利用电路模块设计8位全加器,(新电路图或者顶层电路图)

图2-4 8位全加器(顶层电路图)

8、 建立测试波形方法仿真激励图形

图2-5 8位全加器波形仿真激励

9、 学习总线数据预置方式:通过使用相同名字来对总线进行连接设置,和总线数据格式。

二 实验结果

一位全加器功能仿真结果:

图2-6 功能仿真结果

8位全加器功能仿真结果一(无进位):

图2-7 功能仿真结果

8位全加器功能仿真结果二(有进位):

图2-8 功能仿真结果

三 实验结果讨论分析

本次试验充分体现了模块化设计思想,首先我们运用库文件实现了一位全加器,也即实验中的ALL_ADD模块,在实现此模块后进行仿真分析,确定无误后,运用8个一位全加器实现实现8位全加器,考虑进位。

在实验中进一步熟悉了软件的使用流程和具体的实际操作如操作总线结构等基本操作,

可谓知行合一。

指导教师签字:

搜索更多关于: 可编程逻辑器件设计及应用试验报告 的文档
  • 收藏
  • 违规举报
  • 版权认领
下载文档10.00 元 加入VIP免费下载
推荐下载
本文作者:...

共分享92篇相关文档

文档简介:

实验二 电路图方法分层设计:全加器 一、实验内容 1、 建立一个新的工程(cpld 9500系列) 2、 建立一个独立的电路图(All_ADD) 3、 输入电路图: 一位全加器 图2-1一位全加器 4、 建立测试波形方法仿真激励图形 图2-2波形仿真激励 5、 功能仿真 记录结果,分析正确性。 6、 生成电路模块 图2-3模块建立 7、 利用电路模块设计8位全加器,(新电路图或者顶层电路图) 图2-4 8位全加器(顶层电路图) 8、 建立测试波形方法仿真激励图形

× 游客快捷下载通道(下载后可以自由复制和排版)
单篇付费下载
限时特价:10 元/份 原价:20元
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219
Copyright © 云题海 All Rights Reserved. 苏ICP备16052595号-3 网站地图 客服QQ:370150219 邮箱:370150219@qq.com