云题海 - 专业文章范例文档资料分享平台

当前位置:首页 > 西北工业大学_数字电子技术基础_实验报告_实验1

西北工业大学_数字电子技术基础_实验报告_实验1

  • 62 次阅读
  • 3 次下载
  • 2025/7/6 22:34:34

#20 a_test=0; b_test=1; #20 a_test=1; b_test=1; end

adder UUT_adder(.a(a_test),.b(b_test),.s1(s1_test),.s0(s0_test));

endmodule

③仿真后的波形截图

④对波形的分析

本例的目的是实现两个一位二进制数a和b的和,s0表示第一位,s1表示第二位。分析仿真波形结果,当a与b均为0时,s1与s0均输出0;当a与b有一个是1时,s1输出0,s0输出1;当a与b均为1时,s1输出1,s0输出0.所以根据波形结果分析得到,电路实现了目的。

三、本次实验收获和心得

通过本次实验,我首先学会了使用modelsim软件对电路进行仿真,真正进行了Verilog语言的实践,对Verilog语言掌握更加具体。还了解到了如何写测试文件,怎样分析仿真出来的波形图。心得体会是,想要掌握Verilog语言,实验仿真是绝对不可缺少的,只有在亲手打代码的过程中,才能掌握,仅仅停留在理论层面是不具体的;我还明白了只有进行仿真之后,输出的波形图和预想波形图一致之后,才能判断构建的电路是正确的。

  • 收藏
  • 违规举报
  • 版权认领
下载文档10.00 元 加入VIP免费下载
推荐下载
本文作者:...

共分享92篇相关文档

文档简介:

#20 a_test=0; b_test=1; #20 a_test=1; b_test=1; end adder UUT_adder(.a(a_test),.b(b_test),.s1(s1_test),.s0(s0_test)); endmodule ③仿真后的波形截图 ④对波形的分析 本例的目的是实现两个一位二进制数a和b的和,s0表示第一位,s1表示第二位。分析仿真波形结果,当a与b均为0时,s1与s0均输出0;当a与b有一个是1时,s1输出0,s0输出1;当a与b均为1时,s1输出1,s0输出0.所以根据波形结果分析得到,电路实现了目的。 三、本次实验收获和心得 通过本次实验,我首先学会了使用modelsim软件对电路进行仿真,真正进行了Verilog语

× 游客快捷下载通道(下载后可以自由复制和排版)
单篇付费下载
限时特价:10 元/份 原价:20元
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信:fanwen365 QQ:370150219
Copyright © 云题海 All Rights Reserved. 苏ICP备16052595号-3 网站地图 客服QQ:370150219 邮箱:370150219@qq.com